English | 繁体 | RSS | 网站地图 | 收藏 | 邮箱 | 联系我们
首页 新闻 机构 科研 院士 人才 教育 合作交流 科学普及 出版 信息公开 专题 访谈 视频 会议 党建 文化
  您现在的位置: 首页 > 科研 > 科研进展
快速锁定的锁相环频率合成器芯片问世
  文章来源: 发布时间:2006-03-22 【字号: 小  中  大   

    2月5日至9日,在美国旧金山举行的2006年国际电气电子工程师学会(IEEE)国际固态电路会议(ISSCC2006),来自中国科学院半导体所的“快速锁定的锁相环频率合成器芯片”论文内容引起与会代表广泛关注和热烈讨论。这是IEEE国际固态电路会议53年历史上首次录用来自中国大陆科研院校的论文。该论文的发表标志着半导体所在芯片设计领域再次实现零的突破。

    据悉,中科院半导体所在该芯片上采用了自主创新的数字信号直接精确预置振荡频率的系统方法和电路结构,在0.35um CMOS工艺上实现传统的锁相环频率合成器的频率快速锁定。测试结果表明在不牺牲相位噪声和毛刺噪声等指标的情况下,其锁定速度与传统的锁相环频率合成器相比提高了近2个量级。该芯片及其相关技术可以广泛地应用在第三代移动通信、无线局域网和超宽带等无线通信,尤其是高速跳频加密通信系统中,具有重大的实用价值。

    “快速锁定的锁相环频率合成器芯片”的研制成功,是半导体所继“新型高速直接数字数字频率合成(DDS)芯片”的后的又一突破性进展,使半导体所在超大规模集成电路(VLSI)和国际固态电路技术(ISSCC)这两个国际顶级学术会议上实现零的突破。

    IEEE国际固态电路会议是由美国IEEE固态电路协会主办的世界水平最高、规模最大的半导体集成电路技术国际会议。始于1953 年,每年一届,在国际上最尖端的固态电路技术首先在这一会议上发表。

    

  打印本页 关闭本页
© 1996 - 中国科学院 版权所有 京ICP备05002857号  京公网安备110402500047号  联系我们
地址:北京市三里河路52号 邮编:100864